TSMC начала оснащать свою крупнейшую фабрику по упаковке чипов — это снизит дефицит ИИ-чипов Nvidia
Дефицит мощностей по упаковке чипов методом CoWoS вынуждает TSMC стремительно их наращивать, в этом году она собирается удвоить производительность в этой сфере, и уже приступила к оснащению оборудованием своего крупнейшего предприятия AP8 данного профиля, которое было куплено у производителя дисплеев Innolux в прошлом году.
Источник изображения: TSMC
Специфика производства ЖК-панелей и упаковки чипов в чём-то перекликается, поэтому TSMC и получила возможность в сжатые сроки и с минимальными затратами переоборудовать предприятие Innolux под свои нужды. Фабрика на юге Тайваня располагает чистыми комнатами совокупной площадью 100 000 м², и по этому критерию является крупнейшей на балансе TSMC. Например, уже действующее предприятие AP5 в четыре раза меньше нового. Соответственно, после введения AP8 в строй в течение ближайших нескольких месяцев TSMC существенно увеличит свои мощности по упаковке чипов методом CoWoS. Предполагается, что AP8 начнёт работать через шесть месяцев, тем самым значительно способствуя сокращению дефицита чипов Nvidia для ускорителей вычислений, которые выпускаются с использованием метода CoWoS.
Специалисты TSMC обрели огромный опыт в установке и настройке соответствующего оборудования, поэтому затраты времени на его запуск на конкретной производственной площадке могут сократиться относительно типичных шести месяцев. По прогнозам экспертов, темпы экспансии мощностей по упаковке чипов методом CoWoS в этом году вырастут до 124,3 % по сравнению с прошлогодними 105,6 %, но в следующем году они снизятся до 34,9 %. Скажется не только насыщение рынка, но и начавшаяся миграция на прочие методы упаковки чипов. Помимо SoIC и CoPoS, компания TSMC будет предлагать клиентам SoW и WMCM.